品牌
经销商厂商性质
上海所在地
Bently PLC 3500/15 125840-02
面议Bently PLC 3500/92
面议Bently PLC 3500/60
面议Bently PLC 3500/50
面议Bently PLC 3500/42 PWA 176449-01
面议Bently PLC 3500/32 PWA 125712-01
面议Bently PLC 3500/22 PWA 138607-01
面议TRICONEX PLC 7400102-100
面议TRICONEX PLC 7400101-100
面议TRICONEX PLC 4329
面议TRICONEX PLC 3664
面议TRICONEX PLC 3503E
面议Philips PM3260E 数据抽取
由于数字混频和多相滤波后的信号已完成了2倍抽取,要实现4倍抽取只需在此基础上再进行2倍抽取即可。考虑到后续数据处理的*性,4倍抽取后的I/Q信号仍需要包含4个支路,选取各自多相滤波后的第1、3支路分别进行2倍抽取,Philips PM3260E 算法实现如图6示。抽取后得到并行4路、速率为100MHz的基带I/Q信号,将各自支路信号按顺序组合即实现对350MHz带宽信号的数字下变频。
4.Philips PM3260E 仿真应用
以350MHz带宽的线性调频信号为例,数字中频信号和数字下变频仿真结果如图7示。从图中看出,以并行多相滤波结构为基础的算法实现了数字中频信号的基带变换,且数字下变频后信号带内平坦度较好,满足工程应用需求。
限于本文中的采样率和并行处理结构,FPGA的运行时钟仅为200MHz,这对高性能的FPGA来说并不算困难。而对于更高速率的中频采样系统,只要FPGA的处理速度可以接受,那么仍然可以采用本文的算法结构实现。
5.结论
本文基于Philips PM3260E 、以并行多相滤波结构为基础、在SysGen开发环境实现了超宽带中频信号的数字下变频算法,并通过仿真实验验证了可行性。设计参数中信号中频和采样率满足了带通采样定理约定的关系,这在一定程度上简化了数字混频设计;如果采样率和信号中频没有约定关系,那么可以在此设计基础上继续采用二次变频即可。
Pilz Sicherheitsrelais PNOZ /4 24VDC 3S/1S/1Ö 474995
Siemens Simatic S5 WF726 6FM1726-3AA00 WF 726 Vers. 06
Pilz Sicherheitsrelais PNOZ X4 24V 3N/01N/C 774730
Siemens Simadyn C Module 6DC3014-1AC
Siemens Simadyn C Module 6DC3036-1AC
Siemens Simadyn C Module 6DC1002-8DC
SEW Eurodrive RS485 RS232 Option USS21A 8229147
SEW Eurodrive Digital Ein/Ausgabe Karte DIO 11B 0824085
SEW Eurodrive DFP 11A Profibus FMS/DP 8227241.13
Siemens Sinumerik Terminalblock 6FC5211-0AA00-0AA0 NEU
Siemens S7 6ES7132-4BD00-0AA0 6ES7132-4BD00-0AA0
Siemens S7 6ES7131-4BD00-0AA0 6ES7-131-4BD00-0AA0
Siemens Simatic S7 Bus-Connector 6ES7972-0BA12-0XA0
Siemens Simatic S7 Bus-Connector 6ES7972-0BB12-0XA0
Siemens Masterdrives 6SE7014-0TP50-Z G91 K80+C43